~ 集積回路の設計から製造までの流れ、ハードウェア記述言語(Verilog HDL)の文法と記述スタイル、レイアウト設計とプロセスフローのポイント ~
・LSI設計の基礎から物理実装までを体系的に学び、設計実務に活かすための講座
・回路設計、ハードウェア記述言語Verilog HDL、レイアウト、プロセスまで、LSI設計の全体像を1日で体系的に理解できる特別セミナー!
・WEB会議システムの使い方がご不明の方は弊社でご説明いたしますのでお気軽にご相談ください。
~ 集積回路の設計から製造までの流れ、ハードウェア記述言語(Verilog HDL)の文法と記述スタイル、レイアウト設計とプロセスフローのポイント ~
・LSI設計の基礎から物理実装までを体系的に学び、設計実務に活かすための講座
・回路設計、ハードウェア記述言語Verilog HDL、レイアウト、プロセスまで、LSI設計の全体像を1日で体系的に理解できる特別セミナー!
・WEB会議システムの使い方がご不明の方は弊社でご説明いたしますのでお気軽にご相談ください。
LSI 設計の基礎から物理実装までを体系的に解説します。前半では、MOS トランジスタの動作原理(スイッチモデルや電流特性)およびSPICE シミュレーションの基礎を扱います。
中盤は論理設計の実践です。第3章でハードウェア記述言語(SystemVerilog)の文法と記述スタイル、第4章で組み合わせ回路(加算器等の演算回路)の設計手法、第5 章では順序回路(フリップフロップやステートマシン)の構成と、動作速度を決定づけるタイミング制約・遅延設計について詳述します。
後半(第6章)では物理設計であるレイアウト設計に焦点を当て、CMOS 回路の物理構造、スティック図を用いた設計、デザインルールなど、製造工程に直結する知識を演習を交えて解説します。
| 開催日時 |
|
|---|---|
| 開催場所 | オンラインセミナー |
| カテゴリー | オンラインセミナー、電気・機械・メカトロ・設備 |
| 受講対象者 |
・集積回路設計の初学者の方 ・回路、電子部品、半導体、半導体製造装置ほか関連部門の技術者の方 |
| 予備知識 |
・トランジスタの動作原理 ・論理ゲート等の電子回路の知識 |
| 修得知識 |
・半導体業界の全体像から集積回路の用途 ・MOS トランジスタの動作原理からCMOS 論理ゲートの構造 ・ラッチとフリップフロップの構造とその動作 ・複合ゲートその構成法 ・レイアウト設計とプロセスフロー |
| プログラム |
1.集積回路の基礎 2.MOSトランジスタと基本論理ゲートの構造 3.組合せ回路と順序回路 :ハードウェア記述言語(SystemVerilog)の文法と記述スタイル 4.ラッチ・フリップフロップの構造 5.複合ゲートのポイント 6.レイアウト設計とプロセスフローのポイント |
| キーワード |
プロセスルール プロセスノード SoC SiP チップレット MOS トランジスタ インバータ NAND ゲート NOR ゲート セレクタ Verilog HDL 組合せ回路 順序回路 ラッチ・フリップフロップ 複合ゲート ステートマシン レイアウト設計 リソグラフィ 銅配線プロセス |
| タグ | シミュレーション・解析、回路設計、基板・LSI設計、LSI・半導体 |
| 受講料 |
一般 (1名):49,500円(税込)
同時複数申込の場合(1名):44,000円(税込) |
| 会場 |
オンラインセミナー本セミナーは、Web会議システムを使用したオンラインセミナーとして開催します。 |
営業時間 月~金:9:00~17:00 / 定休日:土日・祝日