~ 同期/非同期回路の基礎、同期設計のための必要条件、FPGA実機におけるトラブル事例とその対策 ~
・周辺デバイスやFPGA内部回路を意識した設計方法を修得し、設計品質の向上へ応用するための講座
・FPGA設計におけるトラブルの原因や未然防止のノウハウを実践的に修得し、高品質で信頼性の高い製品開発へ応用しよう!
・WEB会議システムの使い方がご不明の方は弊社でご説明いたしますのでお気軽にご相談ください。
~ 同期/非同期回路の基礎、同期設計のための必要条件、FPGA実機におけるトラブル事例とその対策 ~
・周辺デバイスやFPGA内部回路を意識した設計方法を修得し、設計品質の向上へ応用するための講座
・FPGA設計におけるトラブルの原因や未然防止のノウハウを実践的に修得し、高品質で信頼性の高い製品開発へ応用しよう!
・WEB会議システムの使い方がご不明の方は弊社でご説明いたしますのでお気軽にご相談ください。
FPGAは、記述言語の普及と開発ツールの発展、およびプロセスの微細化により、より高機能、高密度、高速化の実現が可能となりました。またASICに比べて製作期間を必要としないことから製品化への期間が短縮でき、広く用いられるデバイスとなりました。
しかし、開発時に行ったシミュレーション上では動作に問題がなくても、実際にFPGAを動作させた場合に、「同期/非同期」「レーシング」「セットアップ/ホールド」等の見逃してはいけない時間を考えた現象を軽視したために想定外のトラブルが発生し、原因の追究に時間を要したり、再検証や再設計を引き起こす場合が多々発生することがあります。
そのため、本講座では過去に実際に起こった開発トラブルの事例を紹介しながら、各トラブルが起こった原因および対策の過程を詳しく説明することで、教科書やマニュアルにはない実践的なケースを学ぶことができます。そして、これによりRTLだけでなく周辺デバイスやFPGA内部回路を意識した設計ができるようになり、FPGAの設計品質の向上を高めることを目的としています。
本講座では特定のメーカーのツールや言語には依存せず、長年にわたりFPGA設計に携わってきた講師の経験を踏まえて、わかりやすいテキストを使用しながらくわしく解説を行います。
開催日時 |
|
---|---|
開催場所 | オンラインセミナー |
カテゴリー | オンラインセミナー、電気・機械・メカトロ・設備、ソフト・データ・画像・デザイン |
受講対象者 |
・FPGAを使用した機器の開発担当者の方 ・FPGAの設計をより確実・効率的に行いたいと考えている技術者の方 ・組込み系、回路設計、その他ハードウェア開発部門に異動した技術者の方 |
予備知識 | ・ディジタル回路およびFPGAの基礎知識 |
修得知識 |
・FPGA設計におけるタイミング設計の基礎知識 ・FPGA開発におけるタイミング制約の設定方法 ・FPGAの周辺デバイス(クロック、リセット等)の選定方法 |
プログラム |
1.同期/非同期回路の基礎 2.同期設計の為に知っておくべき各種条件 3.実機におけるトラブル事例とその解決・対策法 |
キーワード | 同期 非同期 回路設計 電気電子 マイコン 組込み RTL ASIC FPGA チップ レーシング セットアップ ホールド リカバリー リムーバル ゲート ノイズ 雑音 |
タグ | 回路設計、FPGA |
受講料 |
一般 (1名):49,500円(税込)
同時複数申込の場合(1名):44,000円(税込) |
会場 |
オンラインセミナー本セミナーは、Web会議システムを使用したオンラインセミナーとして開催します。 |
こちらのセミナーは受付を終了しました。
次回開催のお知らせや、類似セミナーに関する情報を希望される方は、以下よりお問合せ下さい。
営業時間 月~金:9:00~17:00 / 定休日:土日・祝日