FPGA設計の基礎とRTL設計・検証および実機デバッグの実践 ~1人1台PC実習付~

~ FPGAの長所と短所、FPGAとゲートアレイの構造、デジタル回路設計の基本とHDL記述、FPGA内部のデバッグ方法 ~

FPGAにおける設計の基礎からデバッグ方法までの一連の開発手順を修得し、製品開発へ応用するための講座
FPGAのためのプログラミングから実機デバッグの方法までをマスターし、付加価値の高い製品開発へ応用しよう!
※PCは弊社で用意いたします

講師の言葉

【講師の言葉】
 本コースでは、初めてFPGAに触れる方を対象に、FPGAって何?どんなメリットがあるの?から説明し、RTL設計・検証の基本を学んで頂き、実際にツールを用いて、シミュレーション検証、FPGAマッピング、更に実機デバッグまで、FPGA開発における一連の手順を解りやすく解説いたします。
 今までデジタル回路設計経験が浅い方にも取り組みやすく、FPGAを用いた開発手順を習得して頂けるような内容となっております。また、現役エンジニアが講師を務めますので実践的な内容にもなっています。また、DE0ボードというFPGA搭載ボードを使用して、目で見て確認できる状態でデバッグを行いますので、実感を得て頂けます。設計したRTLを検証してFPGAにプログラミングし、実際にデバッグまでを体感して頂くことで、FPGA開発に馴染んで頂くことを目的としています。

本セミナーは受付を終了いたしました。

セミナー詳細

開催日時
  • 2021年01月21日(木) 10:30 ~ 17:30
開催場所 日本テクノセンター研修室
カテゴリー ソフト・データ・画像・デザイン
受講対象者 ・FPGA設計の実務(FPGAの選定方法及び開発手順)に興味のある方
・ソフトウェア開発からハードウェア開発に異動された方
・組込み、通信、画像処理、センサに関連する業務に携わる方
・自動車、家電、航空、電気電子その他関連企業の方
予備知識 ・デジタル回路の基礎知識(ゲート回路及びフリップフロップ回路)
修得知識 ・Verilog-HDLの使い方について理解できる
・実機デバックについて実際に目で見て確認することで実践に応用できる
・FPGA開発の一連の手順について理解できる
プログラム

1.FPGAの基礎
  (1).ASICとFPGAの比較
  (2).FPGAとプロセッサ+メモリの比較
  (3).FPGAの活用用途
  (4).FPGAの長所と短所
  (5).FPGAとゲートアレイの構造

2.FPGA開発の実践
  (1).アルテラFPGA開発環境について
  (2).QuartusⅡを使った開発
    a.Quartusを操作してみる
    b.Quartusでのコンパイル・エラー対策
  (3).デジタル回路設計とHDL記述
    a.デジタル回路設計の基本
    b.HDLで記述する意味
    c.デジタル回路図の回路例
  (3).要求仕様に基づいて回路を設計する ~演習~
  (4).作成した回路を確認する方法
  (5).Verilog-HDLを使った開発
    a.シミュレーションによる検証
    b.テストベンチによる検証・例
    c.実際のシミュレーション方法
  (6).DE0ボードを使ったプログラム方法
  (7).FPGA内部のデバッグ方法

3.FPGA開発を実際に行うにあたって

キーワード ASIC ハードウェア FPGA デジタル回路 設計 記述子 論理演算 HDL テストベンチ デバッグ
タグ ハードウェア記述言語FPGA
受講料 一般 (1名):51,700円(税込)
同時複数申込の場合(1名):46,200円(税込)
会場
日本テクノセンター研修室
〒 163-0722 東京都新宿区西新宿2-7-1 小田急第一生命ビル(22階)
- JR「新宿駅」西口から徒歩10分
- 東京メトロ丸ノ内線「西新宿駅」から徒歩8分
- 都営大江戸線「都庁前駅」から徒歩5分
電話番号 : 03-5322-5888
FAX : 03-5322-5666
こちらのセミナーは現在募集を締め切っております。
次回開催のお知らせや、類似セミナーに関する情報を希望される方は、以下よりお問合せ下さい。
contact us contact us
各種お問い合わせは、お電話でも受け付けております。
03-5322-5888

営業時間 月~金:9:00~17:00 / 定休日:土日・祝日