FPGAの効果的な設計と効率的な検証・修正法のポイント

~ FPGAの構造と回路開発、設計、シミュレーション・実機検証での注意点~

・FPGAの特徴を上手に利用し、設計・検証を効率よく進めるための技術が学べる講座
・未知の問題に遭遇した際に試行錯誤せず、FPGAの開発効率を高めるための技術をマスターしよう!
・講師の失敗談も交え、FPGAの「より良い開発」のためのポイントを伝授します!

講師の言葉

 FPGA設計を本格的に始める前に習得して頂きたい知識や留意点を集めた講義です。特定のHDL、FPGAメーカー、ツールなどに依存しない、FPGA開発に共通する内容です。
 FPGA設計と検証を効率よく進めるためには開発ツールを含めたFPGAの特徴を上手に利用する事が必要です。これらの知識が無くても実践で試行錯誤を繰り返す事により開発を進める事ができますが、開発効率は大きく異なります。さらに、未知問題に遭遇したときに原理原則に戻り、考察を進める事は問題解決に非常に効果的です。
 本格的な開発に携わる前にこれらの知識を習得することで効果的な設計や効率的検証を進めてください。

セミナー詳細

開催日時
  • 2018年11月27日(火) 10:30 ~ 17:30
開催場所 日本テクノセンター研修室
カテゴリー ソフト・データ・画像・デザイン
受講対象者 ・これからFPGA設計を本格的に始めようとしている技術者の方
・FPGAを用いた開発を検討している開発責任者の方
(電子機器、部品等において回路設計に関わる方、または今後関わる技術者の方)
予備知識 ・HDLを用いた同期設計により簡単なデジタル回路を設計できれば理解しやすい
修得知識 ・FPGAの特徴と制限が理解できる
・FPGAの特徴を生かした設計および検証方法を習得する事ができる
プログラム

1. デジタル回路の特徴 ~なぜデジタル回路化が進むのか?~
  (1). デジタル回路の長所と短所
  (2). IO規格

2. デジタル回路の基礎 ~必要な基礎知識とは?~
  (1). 基本4要素
  (2). FETと論理回路
  (3). DFFとメタステーブル状態
  (4). 消費電力
  (5). 同期設計

3. FPGAの構造と回路開発概要 ~なぜFPGAは書き換え可能なのか?~
  (1). FPGAの構造
  (2). FPGA回路開発手順
  (3). 最近のFPGAの機能と傾向

4. 設計 ~回路設計時に注意する事とは?~
  (1). トップダウン設計と回路ブロック
  (2). 回路構成、動作速度、リソースの関係
  (3). 異なるクロック領域間の通信
  (4). 回路設計時の留意点(ロジック、クロック、リセット、非同期信号対策、消費電力、組み込み
専用回路)
  (5). 高位合成導入時の留意点
  (6). 組み込みCPU導入時の留意点
  (7). ASICのプロトタイプとして使用する場合の留意点

5. 検証 ~どのような戦略で効率よくバグを発見し修正するのか?~
  (1). FPGA回路開発における検証の考え方
  (2). シミュレーション検証時の注意点と修正のポイント
  (3). 実機検証での注意点と修正のポイント

6. まとめ ~講師の経験に経験に基づく「より良い開発」に向けて ~
  (1). 書き換え可能であるがゆえに陥る罠
  (2). 失敗談
  (3). 今後の流れ
      a. 装置のソフトウエア化
      b. 高位合成 High level Synthesis

キーワード デジタル回路 FPGA トップダウン設計 回路ブロック 
タグ 回路設計
受講料 一般 (1名):49,500円(税込)
同時複数申込の場合(1名):44,000円(税込)
会場
日本テクノセンター研修室
〒 163-0722 東京都新宿区西新宿2-7-1 新宿第一生命ビルディング(22階)
- JR「新宿駅」西口から徒歩10分
- 東京メトロ丸ノ内線「西新宿駅」から徒歩8分
- 都営大江戸線「都庁前駅」から徒歩5分
電話番号 : 03-5322-5888
FAX : 03-5322-5666
こちらのセミナーは受付を終了しました。
次回開催のお知らせや、類似セミナーに関する情報を希望される方は、以下よりお問合せ下さい。
contact us contact us
各種お問い合わせは、お電話でも受け付けております。
03-5322-5888

営業時間 月~金:9:00~17:00 / 定休日:土日・祝日